игра брюс 2048
Главная / Аппаратное обеспечение / Архитектура и организация ЭВМ / Тест 10

Архитектура и организация ЭВМ - тест 10

Упражнение 1:
Номер 1
С каким этапом совмещается этап формирования адреса следующей команды?

Ответ:

 (1) с 1-м 

 (2) со 2-м 

 (3) с 5-м 

 (4) в зависимости от выполняемой команды 


Номер 2
На каком этапе происходит выполнение операции в АЛУ?

Ответ:

 (1) на 2-м 

 (2) на 3-м 

 (3) на 4-м 

 (4) на 5-м 

 (5) на 6-м 


Номер 3
Как изменится количество этапов выполнения команды пересылки данных MOV [BX+5],AX по сравнению с командой сложения?

Ответ:

 (1) увеличится 

 (2) уменьшится 

 (3) не изменится 


Упражнение 2:
Номер 1
На каком этапе происходит запись результата операции по адресу приемника результата?

Ответ:

 (1) на 2-м 

 (2) на 3-м 

 (3) на 4-м 

 (4) на 5-м 

 (5) на 6-м 


Номер 2
Содержимое каких регистров меняется при формировании адреса следующей команды в персональной ЭВМ при отсутствии команд перехода?

Ответ:

 (1) IP 

 (2) CS 

 (3) DS 

 (4) IP и DS 

 (5) IP и CS 


Номер 3
Почему при формировании физического адреса содержимое сегментного регистра умножается на 16?

Ответ:

 (1) чтобы обеспечить совместимость с микропроцессорами предыдущего поколения 

 (2) чтобы выровнять разрядность эффективного адреса и сегментного регистра 

 (3) чтобы увеличить объем адресного пространства, к которому может обращаться микропроцессор 


Упражнение 3:
Номер 1
Сколько сегментных регистров содержит микропроцессор с архитектурой IA-32?

Ответ:

 (1)

 (2)

 (3)


Номер 2
Какова разрядность сегментных регистров в 32-разрядном микропроцессоре?

Ответ:

 (1)

 (2) 16 

 (3) 32 

 (4) 64 


Номер 3
Какие дополнительные возможности адресации операндов имеются в системе команд 32-разрядных микропроцессоров по сравнению с 16-разрядными?

Ответ:

 (1) использование любого из восьми регистров общего назначения при формировании адреса 

 (2) масштабирование содержимого индексного регистра 

 (3) использование 8-, 16- и 32-разрядных смещений при относительной адресации 

 (4) введение относительного базово-индексного способа адресации 


Упражнение 4:
Номер 1
Содержимое каких регистров меняется при формировании адреса следующей команды в персональной ЭВМ при отсутствии команд перехода?

Ответ:

 (1) IP 

 (2) CS 

 (3) DS 

 (4) IP и DS 

 (5) IP и CS 


Номер 2
Какие действия выполняются в ЭВМ на 4-м этапе выполнения линейной команды?

Ответ:

 (1) считывание первого операнда 

 (2) считывание второго операнда 

 (3) выполнение операции в АЛУ 

 (4) запись результата 

 (5) формирование адреса следующей команды 


Упражнение 5:
Номер 1
Какие из блоков, входящих в состав 32-разрядного микропроцессора, отсутствовали в структуре 16-разрядного микропроцессора?

Ответ:

 (1) блок управления защитой 

 (2) блок сегментных регистров 

 (3) кэш-память 

 (4) блок управления переключением задач 


Номер 2
Из каких блоков состоит диспетчер памяти 32-разрядного микропроцессора?

Ответ:

 (1) блок управления страницами 

 (2) блок сегментации 

 (3) блок управления виртуальной памятью 

 (4) блок формирования эффективного адреса 


Упражнение 6:
Номер 1
Сколько сегментных регистров имеется в микропроцессоре с архитектурой IA-32?

Ответ:

 (1)

 (2)

 (3)

 (4) 32 




Главная / Аппаратное обеспечение / Архитектура и организация ЭВМ / Тест 10