Главная / САПР /
Инструктивный синтез нанометровых вычислительных структур. От элементной базы к алгоритмически ориентированным субпроцессорам. / Тест 4
Инструктивный синтез нанометровых вычислительных структур. От элементной базы к алгоритмически ориентированным субпроцессорам. - тест 4
Упражнение 1:
Номер 1
В МКМД-бит-потоковых вычислительных технологиях переход с микропрограммного на ассемблерный уровень организации вычислений осуществляется методами и средствами:
Ответ:
 (1) "восходящего" микропрограммного конструирования, которому всегда предшествует фаза "восходящей" декомпозиции поток-оператора пользователя в граф-поток реализующих его слов-инструкций 
 (2) "восходящего" микропрограммного конструирования, которому всегда предшествует фаза "нисходящей" декомпозиции поток-оператора пользователя в граф-поток реализующих его слов-инструкций 
 (3) "нисходящего" микропрограммного конструирования, которому всегда предшествует фаза "восходящей" декомпозиции поток-оператора пользователя в граф-поток реализующих его слов-инструкций 
 (4) "нисходящего" микропрограммного конструирования, которому всегда предшествует фаза "нисходящей" декомпозиции поток-оператора пользователя в граф-поток реализующих его слов-инструкций 
Номер 2
Во время микропрограммного конструирования в фазе декомпозиции:
Ответ:
 (1) алгоритмы реализации слов-инструкций должны быть представлены в последовательной конвейерной форме, все циклы должны завершаться "по условию" 
 (2) алгоритмы реализации слов-инструкций должны быть представлены в последовательной конвейерной форме, все циклы должны завершаться "по счётчику" 
 (3) алгоритмы реализации слов-инструкций должны быть представлены в параллельной конвейерной форме, все циклы должны завершаться "по условию" 
 (4) алгоритмы реализации слов-инструкций должны быть представлены в параллельной конвейерной форме, все циклы должны завершаться "по счётчику" 
Номер 3
Целочисленное время задержки, определяемое граф-потоком, реализуемым на уровне слов- или поток-инструкции называется:
Ответ:
 (1) технологическим сдвигом 
 (2) лексическим сдвигом 
 (3) алгоритмическим сдвигом 
 (4) потоковым сдвигом 
Номер 4
Бит-потоковая инструкция отличается от слов-потоковой тем, что:
Ответ:
 (1) в ней циклически обнуляется старший (буферный) разряд каждого операнда-приемника 
 (2) в ней циклически обнуляется старший (буферный) разряд каждого операнда-приемника 
 (3) в ней циклически устанавливается в единицу знаковый разряд каждого операнда-приемника 
 (4) в ней циклически обнуляется старший (буферный) разряд последнего операнда-источника 
 (5) в ней циклически обнуляется знаковый разряд последнего операнда-приемника 
Упражнение 2:
Номер 1
Потоковая бит-инструкция - это:
Ответ:
 (1) "непрерывное" запоминание единицей бит-потока операнда-источника 
 (2) расширенный транзит из бит-потока операндов-источников в бит-поток операндов-приёмников 
 (3) "непрерывное" сложение двух "бесконечных" бит-потоков операндов-источников 
Номер 2
DD-ассоциативная "маскирующая" переменная получена:
Ответ:
 
(1) инверсией (IC) циклической константы
вида: старший бит - "1", а (n-1) младших бит - "0" 
 
(2) инверсией (IC) циклической константы
вида: младший бит - "1", а (n-1) старших бит - "0" 
 
(3) инверсией (IC) циклической константы
вида: старший бит - "0", а (n-1) младших бит - "1" 
 
(4) инверсией (IC) циклической константы
вида: младший бит - "0", а (n*s-1) старших бит - "1" 
Номер 3
Традиционным для конвейерной арифметики является следующий формат данных фиксированной запятой:
Ответ:
 
(1) старший n-й бит – знаковый разряд, (n+1)-й бит - "буферный" разряд (z) и
-е биты – мантисса 
 
(2) младший n-й бит - "буферный" разряд, (n+1)-й бит - знаковый разряд (z) и
-е биты – мантисса 
 
(3) старший n-й бит - "буферный" разряд, (n-1)-й бит – знаковый разряд (z) и
-е биты – мантисса 
 
(4) младший n-й бит – знаковый разряд, (n+1)-й бит - "буферный" разряд (z) и
-е биты – мантисса 
Номер 4
В каком виде операнды подаются на входы операционных устройств?
Ответ:
 (1) младшим разрядом вперед, а знаковый разряд принудительно обнуляется перед каждым алгебраическим сложением 
 (2) старшим разрядом вперед, а "буферный" разряд принудительно устанавливается в единицу после каждого алгебраического сложения 
 (3) младшим разрядом вперед, а "буферный" разряд принудительно обнуляется после каждого алгебраического сложения 
 (4) старшим разрядом вперед, а знаковый разряд принудительно устанавливается в единицу перед каждым алгебраическим сложением 
Упражнение 3:
Номер 1
В МКМД-бит-потоковой вычислениях неделимой единицей инициализации являются:
Ответ:
 (1) отдельные слов-инструкции 
 (2) отдельные операнды 
 (3) пространственно фиксированные потоки бит-инструкций 
 (4) пространственно-временные потоки бит-данных 
Номер 2
В МКМД-бит-потоковых вычислительных технологиях сверхоперативное управление взаимодействием пространственно-временных и изначально "бесконечных" бит-потоков данных с пространственно фиксированным на бит-матрице потоком бит-инструкций - это:
Ответ:
 (1) основное назначение коммутативных конструкций 
 (2) основное назначение аддитивных конструкций 
 (3) основное назначение дистрибутивных конструкций 
 (4) основное назначение ассоциативных конструкций 
Номер 3
В МКМД-бит-потоковой вычислениях неделимой единицей обработки являются:
Ответ:
 (1) отдельные слов-инструкции 
 (2) отдельные операнды 
 (3) пространственно фиксированные потоки бит-инструкций 
 (4) пространственно-временные потоки бит-данных 
Номер 4
Если имеет место ассоциативный процесс, при котором реализуемая операционным устройством функция зависит от содержимого потока данных, то говорят о:
Ответ:
 (1) PD-ассоциативности 
 (2) DD-ассоциативности;  
 (3) DP-ассоциативности 
 (4) PP-ассоциативности 
Номер 5
При микропрограммном конструировании МКМД-бит-потоковых (суб)процессоров в качестве базовой обычно используется следующая архитектура:
Ответ:
 (1) параллельная 
 (2) расширенная гарвардская 
 (3) фон Неймана 
 (4) гарвардская 
 (5) расширенная принстонская 
Упражнение 4:
Номер 1
Система команд расширенной гарвардской архитектуры, обычно используемой при микропрограммном конструировании МКМД-бит-потоковых (суб)процессоров в качестве базовой, схожа с:
Ответ:
 (1) MISC-подобной системой команд 
 (2) OISC-подобной системой команд 
 (3) RISC-подобной системой команд 
 (4) CISC-подобной системой команд 
Номер 2
Как и в традиционных БЦВМ, в базовой архитектуре МКМД-бит-потокового (суб)процессора используются:
Ответ:
 (1) многовходовые операционные устройства параллельного типа 
 (2) одновходовые операционные устройства последовательного типа 
 (3) двухвходовые операционные устройства параллельного типа 
 (4) многовходовые операционные устройства последовательного типа 
Номер 3
В базовой архитектуре МКМД-бит-потокового (суб)процессора многопортовые ОЗУ поддерживаются:
Ответ:
 (1) МКМД-бит-потоковым векторным адресным сопроцессором 
 (2) МКОД-бит-сопроцессором баз данных 
 (3) ОКОД-бит-потоковым скалярным адресным сопроцессором 
 (4) ОКМД-бит-нейронным векторным адресным сопроцессором 
Номер 4
P-шина (суб)процессора используется:
Ответ:
 (1) при оперативной модификации параметров потоков данных 
 (2) при инициализации поток-оператора 
 (3) при оперативной реконфигурации связей между операционными устройствами 
 (4) при оперативной модификации параметров потоков команд 
Упражнение 5:
Номер 1
Процедуры инициализации проблемно- или алгоритмически ориентированных субпроцессоров:
Ответ:
 (1) задают начальное состояние блоков управления 
 (2) задают требуемое конечное состояние блоков управления 
 (3) задают начальное состояние адресации потоков данных 
 (4) задают требуемое конечное состояние адресации потоков данных 
Номер 2
Процедуры инициализации проблемно- или алгоритмически ориентированных субпроцессоров запускаются:
Ответ:
 (1) адресным сопроцессором 
 (2) центральным процессором 
 (3) командиром экипажа ЛА 
 (4) наземным диспетчером 
Номер 3
Управление процессом инициализации проблемно- или алгоритмически ориентированных субпроцессоров осуществляется:
Ответ:
 (1) адресным сопроцессором 
 (2) центральным процессором 
 (3) командиром экипажа ЛА 
 (4) специальным отказоустойчивым контроллером 
Номер 4
При отказе центрального процессора процедура инициализации проблемно- или алгоритмически ориентированных субпроцессоров:
Ответ:
 (1) запускается с земли вручную 
 (2) запускается экипажем ЛА вручную 
 (3) запускается автоматически 
 (4) обеспечивает загрузку микропрограмм, которые отвечают за жизненно важные функции управления и экипажа 
Упражнение 6:
Номер 1
Обмен данными с центральными процессорами БВС МКМД-бит-потоковые (суб)процессоры осуществляют через:
Ответ:
 (1) системные шины в режиме реального времени 
 (2) последовательные порты 
 (3) параллельные порты 
 (4) беспроводную локальную сеть 
Номер 2
Основное преимущество многопроцессорных конфигураций в МКМД-бит-потоковых (суб)процессорах состоит в:
Ответ:
 (1) повышенной устойчивости к отказам 
 (2) повышенной точности вычислений 
 (3) быстром парировании отказов 
 (4) пониженном энергопотреблении 
Номер 3
Операционное ядро векторно-матричных преобразований, которые доминируют в современных задачах цифровой обработки сигналов и изображений темпа реального времени, образует:
Ответ:
 (1) свертка 
 (2) развертка 
 (3) скалярное произведение 
 (4) векторное произведение 
Упражнение 7:
Номер 1
Укажите необходимую предпосылку эффективного использования PD-ассоциативных конструкций:
Ответ:
 (1) выделение фрагментов с линейным ходом программ, в которых циклы можно организовать по счетчику, а не по условию 
 (2) архитектура (Б)ВС сводится к фон-неймановскому типу 
 (3) используемые вычислительные технологии инвариантны ограничениям, налагаемым на условия работы микроэлектронной базы 
 (4) содержимое бит множителя определяет структуру "сдвигов-сложений" 
Номер 2
Какие алгоритмы формирования результирующей матрицы используются в МКМД-бит-потоковых субпроцессорах цифровой обработки сигналов?
Ответ:
 (1) алгоритмы поэлементного формирования 
 (2) алгоритмы формирования по строкам 
 (3) алгоритмы формирования по столбцам 
 (4) алгоритмы формирования по главным диагоналям 
Номер 3
Каким методом осуществляется настройка МКМД-бит-процессорной матрицы на активный поток-оператор для компенсации системных временных издержек в субпроцессорных трактах?
Ответ:
 (1) методом интерполяции 
 (2) методом интерпретации 
 (3) методом трансляции 
 (4) методом декомпозиции 
Номер 4
В МКМД-бит-процессорной технологии при локализации отказов неделимой единицей проекта являются:
Ответ:
 (1) бит-инструкции 
 (2) слов-инструкции 
 (3) поток-инструкции 
Упражнение 8:
Номер 1
Назовите главное отличие программного конструирования МКМД-бит-потоковых субпроцессоров от кремниевой компиляцией заказных СБИС или УБИС.
Ответ:
 (1) общая стоимость проекта 
 (2) экологичность производства 
 (3) различная стоимость затрат на тестирование 
 (4) оперативность исполнения проекта 
Номер 2
При проектировании и работе МКМД-бит-потоковых субпроцессоров синтез топологической схемы каждого поток-оператора проводится:
Ответ:
 (1) в темпе реального времени 
 (2) априори 
 (3) апостериори 
Номер 3
В МКМД-бит-процессорной технологии при программном конструировании и парировании отказов неделимой единицей проекта являются:
Ответ:
 (1) бит-инструкции 
 (2) слов-инструкции 
 (3) поток-инструкции 
Номер 4
В МКМД-бит-процессорной технологии при проектировании и работе в нормальном режиме неделимой единицей проекта являются:
Ответ:
 (1) бит-инструкции 
 (2) слов-инструкции 
 (3) поток-инструкции