игра брюс 2048
Главная / Аппаратное обеспечение / Архитектура микропроцессоров / Тест 8

Архитектура микропроцессоров - тест 8

Упражнение 1:
Номер 1
Какие из параметров НЕ входят в понятие интерфейса?

Ответ:

 (1) схемы согласования уровней сигналов 

 (2) алгоритмы передачи сигналов 

 (3) правила интерпретации сигналов устройствами 

 (4) режимы адресации команд ввода-вывода 


Номер 2
При выполнении каких команд на магистрали МПС формируется сигнал IOR?

Ответ:

 (1) только при выполнении микропроцессором команды IN 

 (2) при выполнении микропроцессором любой команды обращения к внешнему устройству 

 (3) при выполнении микропроцессором любой команды обращения к внешнему устройству или памяти 


Номер 3
Между какими устройствами возможен обмен в режиме прямого доступа?

Ответ:

 (1) между двумя областями оперативной памяти 

 (2) между оперативной памятью и внешним устройством при выводе данных 

 (3) между оперативной памятью и внешним устройством при вводе данных 

 (4) между двумя внешними устройствами, одно из которых является устройством ввода, а другое - устройством вывода 


Упражнение 2:
Номер 1
С какой целью в микропроцессорной системе используется сигнал AEN?

Ответ:

 (1) для указания неготовности данных на внешнем устройстве в случае необходимости удлинения стандартного цикла шины 

 (2) для предотвращения ложных срабатываний внешних устройств в случае, когда одно из них работает в режиме ПДП 

 (3) для подтверждения обращения к внешнему устройству в случае общего адресного пространства ВУ и памяти 


Номер 2
Выполнение каких функций возлагается на интерфейс в микропроцессорных системах?

Ответ:

 (1) преобразование внутреннего формата данных модуля в формат данных системной магистрали и обратно 

 (2) обеспечение функциональной и электрической совместимости сигналов и протоколов обмена модуля и системной магист-рали 

 (3) определение базового адреса области памяти, с которой производится обмен информацией 

 (4) обеспечение восприятия единых команд обмена информацией и преобразование их в последовательность внутренних управляющих сигналов. 


Номер 3
Каков основной недостаток обмена информацией в режиме прямого доступа к памяти?

Ответ:

 (1) каждое устройство ввода-вывода может проводить обмен лишь с фиксированными областями оперативной памяти 

 (2) процедура первоначальной инициализации контроллера ПДП занимает значительное время, что нерационально при передаче небольших блоков информации 

 (3) нерациональное использование мощности микропроцессора 

 (4) обмен может проводиться лишь блоками фиксированной длины 


Упражнение 3:
Номер 1
Какая информация должна быть занесена в контроллер прямого доступа к памяти при его инициализации?

Ответ:

 (1) тип устройства ввода-вывода информации, осуществляющего прямой доступ к памяти 

 (2) начальный адрес области ОП, с которой производится обмен 

 (3) длина передаваемого массива данных 


Номер 2
Возможно ли изменение приоритетов в обслуживании внешних устройств в режиме ПДП?

Ответ:

 (1) да 

 (2) нет, так как в этом режиме в микропроцессорной системе может быть подключено лишь одно внешнее устройство 

 (3) нет, так как он определяется аппаратным подключение внешних устройств к контроллеру ПДП 


Номер 3
Каковы недостатки магистрально-модульного способа организации микропроцессорных систем?

Ответ:

 (1) необходимость использования микропроцессоров только определённых моделей  

 (2) высокая сложность добавления в состав МПС нового оборудования 

 (3) высокая сложность удаления из состава МПС отдельных модулей 

 (4) ограничения производительности МПС из-за невозможности одновременного взаимодействия более двух модулей в системе 


Упражнение 4:
Номер 1
В каких случаях программно-управляемый обмен между памятью и устройством ввода-вывода эффективнее обмена в режиме прямого доступа к памяти?

Ответ:

 (1) при передаче небольших объемов информации 

 (2) в случаях, когда быстродействие процессора намного больше быстродействия оперативной памяти 

 (3) в случаях, когда быстродействие процессора намного больше быстродействия устройства ввода-вывода 


Номер 2
Как определяется начальный адрес блока ОЗУ, с которым проводит обмен внешнее устройство в режиме прямого доступа к памяти?

Ответ:

 (1) загружается в контроллер ПДП при его инициализации 

 (2) передается от внешнего устройства после получения им сигнала DACK подтверждения прямого доступа 

 (3) передается от микропроцессора после получения им сигнала запроса на прямой доступ от контроллера ПДП 


Номер 3
Какие ограничения накладывает используемый чипсет на микропроцессорную систему?

Ответ:

 (1) тип микропроцессора 

 (2) тип шины PCI 

 (3) количество входов маскируемых прерываний 

 (4) максимальная частота системной шины 


Упражнение 5:
Номер 1
Каковы преимущества микропроцессорной системы с общим адресным пространством памяти и внешних устройств? 

Ответ:

 (1) расширенные возможности адресации внешних устройств 

 (2) увеличение доступного адресного пространства памяти 

 (3) повышение защищённости вследствие использования механизма защиты по привилегиям, связанным с полем IOPL регистра флагов 

 (4) возможность выполнения над содержимым портов внешних устройств арифметико-логических операций 


Номер 2
Каковы недостатки программно-управляемого способа передачи информации?

Ответ:

 (1) обмен может проводиться лишь с фиксированными областями оперативной памяти 

 (2) микропроцессор может обеспечить обмен только с устройствами, формат данных которых совпадает с форматом слова оперативной памяти 

 (3) нерациональное использование мощности микропроцессора 

 (4) обмен может проводиться лишь блоками фиксированной длины 


Номер 3
Какие из перечисленных сигналов используются при обмене информации в режиме прямого доступа к памяти?

Ответ:

 (1) DACKi 

 (2) DRQi 

 (3) IRQi 


Упражнение 6:
Номер 1
Сколько внешних устройств может работать в режиме прямого доступа к памяти при каскадном включении двух контроллеров ПДП ?

Ответ:

 (1)

 (2)

 (3)

 (4)


Номер 2
Каковы преимущества микропроцессорной системы с раздельным адресным пространством памяти и внешних устройств

Ответ:

 (1) более надежная защита информации за счет разделения адресного пространства памяти и внешних устройств 

 (2) расширенные возможности адресации внешних устройств 

 (3) увеличение доступного адресного пространства памяти 

 (4) повышение защищённости вследствие использования механизма защиты по привилегиям, связанным с полем IOPL регистра флагов 


Номер 3
Как в МПС устраняется возможность зависания в случае повреждения линии, по которой в микропроцессор поступает сигнал готовности внешнего устройства?

Ответ:

 (1) при отсутствии сигнала готовности за установленное время микропроцессор генерирует запрос к внешнему устройству на считывание состояния внешнего устройства по шине данных 

 (2) так как быстродействие всех модулей, составляющих МПС, должно быть сбалансировано, то по истечении максимально установленного времени обмен считается корректно завершенным 

 (3) если данный сигнал не поступает в МП за установленное время, то вырабатывается сигнал прерывания по ошибке ввода/вывода 


Упражнение 7:
Номер 1
Сколько внешних устройств может работать в режиме прямого доступа к памяти при использовании одного контроллера ПДП ?

Ответ:

 (1)

 (2)

 (3)

 (4)


Номер 2
Каковы функции чипсета?

Ответ:

 (1) контроллер приоритетных прерываний 

 (2) контроллер прямого доступа к памяти 

 (3) аппаратная защита от сбоев питания 

 (4) мост шины PCI 

 (5) контроллер оперативной памяти 

 (6) аппаратный интерпретатор команд MMX для ранних версий микропроцессоров 


Номер 3
При выполнении каких команд на магистрали МПС формируется сигнал IOWR?

Ответ:

 (1) только при выполнении микропроцессором команды OUT 

 (2) при выполнении микропроцессором любой команды обращения к внешнему устройству 

 (3) при выполнении микропроцессором любой команды обращения к внешнему устройству или памяти 


Упражнение 8:
Номер 1
Каким образом микропроцессор согласует длительность своего цикла с работой медленных внешних устройств?

Ответ:

 (1) приостанавливает свою работу на время подготовки информации во внешнем устройстве. 

 (2) вводит дополнительные циклы согласно сигналу Ready готовности внешнего устройства 

 (3) в МПС должны использоваться только такие внешние устройства, время доступа к которым на запись и чтение укладывается в стандартный цикл шины 


Номер 2
Каково назначения контроллера прямого доступа к памяти в микропроцессорной системе?

Ответ:

 (1) обеспечить обмен информации между внешним устройством и ОЗУ без участия микропроцессора 

 (2) обеспечить пересылку массива информации из одной области ОЗУ в другую без участия микропроцессора 

 (3) обеспечить загрузку внутренней кэш-памяти микропроцессора из ОЗУ в промежутках между циклами обращения микропроцессора к ОЗУ 


Номер 3
Какое максимальное количество внешних устройств может использоваться в микропроцессорной системе в режиме прямого доступа к памяти?

Ответ:

 (1)

 (2)

 (3)

 (4) 16 




Главная / Аппаратное обеспечение / Архитектура микропроцессоров / Тест 8