игра брюс 2048
Главная / Аппаратное обеспечение / Многоядерные процессоры / Тест 4

Многоядерные процессоры - тест 4

Упражнение 1:
Номер 1
Топология связей между ядрами в процессорах Tile является 

Ответ:

 (1) полносвязной 

 (2) решетка 

 (3) тор 

 (4) кольцо 

 (5) шина 


Номер 2
Вычислительные ядра в процессорах Tile объединены следующим образом 

Ответ:

 (1) соседние ядра друг с другом - решетка 

 (2) в сеть при помощи коммутаторов, имеющихся у каждого ядра 

 (3) в сеть при помощи единого коммутатора находящегося на кристалле 

 (4) находятся на одной шине 


Номер 3
Сеть iMesh, соединяющая процессорные ядра в процессорах Tile  состоит из

Ответ:

 (1) пяти программно конфигурируемых подсетей 

 (2) пяти подсетей, две из которых управляются аппаратно, три программно 

 (3) пяти аппаратно управляемых подсетей 

 (4) одной аппаратно управляемой сети 


Номер 4
Многоядерные процессоры Tile обладают следующими возможностями

Ответ:

 (1) каждое из ядер может работать под управлением своей собственной операционной системы 

 (2) процессор способен работать под управлением одной операционной системы 

 (3) можно выделить несколько ядер для выполнения конкретного приложения или операционной системы 

 (4) работают только с потоками данных обрабатываемых одной программой 

 (5) имеют специализированные модули для обработки векторной и растровой графики 


Упражнение 2:
Номер 1
Система кэш памяти, реализованная в процессорах Tile является

Ответ:

 (1) двухуровневой 

 (2) трехуровневой 

 (3) одноуровневой 


Номер 2
Технология распределенного кэша примененная в процессорах Tile  реализована следующим образом

Ответ:

 (1) общий кэш второго уровня к которому имеют доступ все ядра 

 (2) имеется многоканальный кэш третьего уровня  

 (3) каждое ядро имеет доступ к кэшам второго уровня остальных ядер 


Номер 3
Каждое из ядер, входящих в процессор Larrabee имеет

Ответ:

 (1) кэши первого уровня инструкций и данных, кэш второго уровня 

 (2) кэш первого уровня и локальную оперативную память 

 (3) кэш первого уровня, кэш второго уровня 


Упражнение 3:
Номер 1
Процессоры CSX700 состоят из

Ответ:

 (1) двух или более многопроцессорных блоков, обрабатывающих каждый свои потоки данных 

 (2) из множества взаимонезависимых процессорных ядер 

 (3) из множества ядер, объединенных в сеть 


Номер 2
Процессорные элементы в многопотоковом процессорном массиве в CSX700 объединены

Ответ:

 (1) высокоскоростной шиной 

 (2) коммутируемой сетью 

 (3) имеют связи с соседними ядрами 


Номер 3
В иерархию памяти процессора CSX700 входят

Ответ:

 (1) разделяемая память блока MTAP, локальная оперативная память процессорных ядер, кэш память ядер, регистровый файл 

 (2) разделяемая память блока MTAP, локальная оперативная память процессорных ядер, кэш память ядер 

 (3) разделяемая память блока MTAP, локальная оперативная память процессорных ядер, регистровый файл 


Упражнение 4:
Номер 1
Связи между ядрами в 167-ми ядерном процессоре AsAP-II являются

Ответ:

 (1) статическими 

 (2) динамическими 

 (3) статически конфигурируемыми 

 (4) адресуемыми 

 (5) широковещательными 


Номер 2
Между процессорными ядрами процессора AsAP-II возможны связи

Ответ:

 (1) непосредственные между ядрами 

 (2) коммутируемые связи 

 (3) оба варианта 


Номер 3
Топология связей между процессорами  в 167-ми ядерном процессоре AsAP-II

Ответ:

 (1) полносвязная 

 (2) решетка 

 (3) тор 

 (4) кольцо 

 (5) шина 


Номер 4
Топология связей в процессоре SEAforth40

Ответ:

 (1) полносвязная 

 (2) решетка 

 (3) тор 

 (4) кольцо 

 (5) шина 


Упражнение 5:
Номер 1
Управление энергопотреблением в AsAP-II  реализовано через

Ответ:

 (1) динамическое управление частотой и напряжением питания процессорного ядра 

 (2) отключение неиспользуемых блоков процессора 

 (3) управление тактовой частотой процессорных ядер 


Номер 2
Управление тактовой частотой в AsAP-II

Ответ:

 (1) централизованное 

 (2) локальное для каждого ядра 

 (3) осуществляется для каждого из узлов процессора 

 (4) не реализовано 


Номер 3
Управление напряжением питания в AsAP-II

Ответ:

 (1) централизованное 

 (2) локальное для каждого ядра 

 (3) осуществляется для каждого из узлов процессора 

 (4) не реализовано 


Упражнение 6:
Номер 1
В каком случае ядра в процессоре SEAforth40 переходят в спящее состояние?

Ответ:

 (1) после выполнения соответсвующих настроек в конфигурационном регистре 

 (2) при ожидании окончания обмена данными с соседним ядром 

 (3) специальной командой перехода в спящий режим 


Номер 2
При передаче данных соседнему ядру ядро в процессоре SEAforth40

Ответ:

 (1) переходит в спящий режим до тех пор, пока соседнее ядро не прочитает данные 

 (2) помещает данные в коммуникационный регистр и продолжает исполнение программы 

 (3) помещает данные в FIFO буфер и продолжает выполнение 

 (4) выставляет флаг готовности данных и ждет пока соседнее ядро их не прочитает 


Номер 3
При чтении данных от соседнего ядра ядро в процессоре SEAforth40

Ответ:

 (1) переходит в спящий режим до тех пор, пока соседнее ядро не запишет данные в порт 

 (2) читает данные помещеные соседним ядром в FIFO буфер или ожидает записи данных, если буфер пуст 

 (3) проверяет флаг готовности данных и если он выставлен, считывает данные 


Упражнение 7:
Номер 1
К какому типу процессоров относятся ядра, входящие в состав SEAforth40?

Ответ:

 (1) гарвардская архитектура 

 (2) фон Неймановская архитектура 

 (3) RICS-процессоры 


Номер 2
В состав процессора SEAforth40 входят 

Ответ:

 (1) стековые процессоры архитектуры фон Неймана 

 (2) RISC-процессоры 

 (3) CISC-ядра 

 (4) ядра х86й архитектуры 


Номер 3
Ядра процессора Tile64 являются

Ответ:

 (1) VLIW RISC-процессорами 

 (2) EPIC RISC-процессорами 

 (3) IA-процессорами 

 (4) CISC-процессорами 


Упражнение 8:
Номер 1
Синхронизация ядер процессора SEAforth40 происходит

Ответ:

 (1) при операциях чтения-записи в коммуникационный порт связывающий соседние ядра 

 (2) за счет наличия глобальной системы тактирования ядер 

 (3) при помощи подстройки частот ядер, обменивающихся данными 


Номер 2
Какие параметры учитываются при регулировке частоты работы процессорного ядра в процессоре AsAP-II?

Ответ:

 (1) частота опустошения или переполнения FIFO-буфера 

 (2) частота возникновения ситуации простоя процессорного ядра 

 (3) учитываются оба параметра 

 (4) частота задается статически при начальной конфигурации процессора 


Номер 3
Каким образом регулируется рабочая частота процессорных ядер в SEAforth40?

Ответ:

 (1) задается конфигурации локальному тактовому генератору процессорного ядра 

 (2) полностью определяется внешним тактовым генератором 

 (3) не регулируется 

 (4) при помощи изменения напряжения питания процессорного ядра 




Главная / Аппаратное обеспечение / Многоядерные процессоры / Тест 4